Logikfunktion = Taktpuffer Anzahl der Clock-Eingänge = 5 Gehäusegröße = TSSOP Pinanzahl = 16
Der Renesas Electronics ICS8305I ist ein 1-zu-4-Differenzial-/LVCMOS-toLVCMOS/LVTTL-Fanout-Puffer mit niedrigem Versatz. Der ICS8305I verfügt über wählbare Takteingänge, die entweder differenzielle oder einseitige Eingangspegel aufnehmen. Die Taktfreigabe ist intern synchronisiert, um während der asynchronen Assertion/Deassertion des Taktfreigabestifts Runtimpulse an den Ausgängen zu eliminieren. Ausgänge werden bei deaktiviertem Takt mit LOW erzwungen. Ein separater Ausgangsfreigabestift steuert, ob sich die Ausgänge im aktiven oder hochohmigen Zustand befinden.4 LVCMOS/LVTTL-Ausgänge Wählbare Differenzial- oder LVCMOS/LVTTL-Takteingänge CLK, nCLK-Paar kann das folgende Differenzial aufnehmen Eingangspegel: LVPECL, LVDS, LVHSTL, HCSL, SSTL LVCMOS_CLK unterstützt die folgenden Eingangstypen: LVCMOS, LVTTL Maximale Ausgangsfrequenz: 350 MHz Ausgangsverzerrung: 40 ps (max.) Teil-zu-Teil-Schräglauf: 700 ps (max.) Additiver Phasenjitter, RMS: 0,04 ps (typisch) 3,3-V-Kern, 3,3-V-, 2,5-V- oder 1,8-V-Ausgangsbetriebsspannungsversorgung 40 °C bis +85 °C Umgebungstemperatur bei Betrieb Bleifreies Gehäuse vollständig RoHS-konform Weitere Informationen:  |  | Logikfunktion: | Taktpuffer | Anzahl der Clock-Eingänge: | 5 | Gehäusegröße: | TSSOP | Pinanzahl: | 16 |
|