Logikfunktion = Taktpuffer Anzahl der Clock-Eingänge = 5 Gehäusegröße = TSSOP Pinanzahl = 16
Der Renesas Electronics ICS8305 ist ein 1-zu-4-Differenzial-/LVCMOS-zu-LVCMOS/LVTTL-Fanout-Puffer mit niedrigem Laufzeitversatz. Der ICS8305 verfügt über wählbare Takteingänge, die entweder differenzielle oder einseitige Eingangspegel aufnehmen. Die Taktfreigabe ist intern synchronisiert, um während der asynchronen Assertion/Deassertion des Taktfreigabestifts Runtimpulse an den Ausgängen zu eliminieren. Ausgänge werden bei deaktiviertem Takt mit LOW erzwungen. Ein separater Ausgangsfreigabestift steuert, ob sich die Ausgänge im aktiven oder hochohmigen Zustand befinden.Vier LVCMOS/LVTTL-Ausgänge, 7-5-fach Ausgangsimpedanz Wählbare Differenzial- oder LVCMOS-/LVTTL-Takteingänge CLK, nCLK-Paar kann die folgenden differenziellen Eingangspegel aufnehmen: LVPECL, LVDS, LVHSTL, HCSL, SSTL LVCMOS_CLK unterstützt die folgenden Eingangstypen: LVCMOS, LVTTL Maximale Ausgangsfrequenz: 350 MHz Ausgangsverzerrung: 35 ps (max.) Teil-zu-Teil-Schräglauf: 700 ps (max.) Additiver Phasenjitter, RMS: 0,04 ps (typisch) Weitere Informationen:  |  | Logikfunktion: | Taktpuffer | Anzahl der Clock-Eingänge: | 5 | Gehäusegröße: | TSSOP | Pinanzahl: | 16 |
|